青木 孝 村田 健郎 神奈川大学 理学部 情報科学科 Investigation of electric field dependency in GR(Generation Recombination) terms on n-MOS device simulation Takashi Aoki and Kenrou Murata Department of Information Science, Kanagawa University

Abstract. Impact ionization term of GR(Generation Recombination) terms have a great influence of drain current character of n-MOS device simulation. This impact ionization term(Ga) is modeled on carrier generation caused by the effect of electric field (E). In past papers, 3 modeling type(E = | E |, component for channel direction:  $| E_x |$ , component for electronic current direction:  $| E \cdot J_n | / | J_n |$ ) is reported as the effect of electric field and one of them is selected for Ga. In this paper we investigate the validity of 3 modeling type to the enhanced drift-diffusion model that includes hot electron effect.

# 1 はじめに

n-MOS デバイスシミュレーションにおいて,キャリヤ生成結合項(GR項)は,ドレイン電圧 V<sub>D</sub>に対するドレイン電子電流 Id の特性に大きな影響を与える.通常 GR 項のモデル化は,3 つの効果に分けて行う.

$$GR = (GR)_{SRH} + (GR)_{Aug} + Ga$$

 $(GR)_{SRH}$ と $(GR)_{Aug}$ は、それぞれ Shockley-Read-Hall 項と Auger 項で、Ga は、インパクトイオン化による効果を表す.特に、Ga 項は短チャネル(ゲート長が 1 $\mu$ m 以下)MOS において重要で、アバランシェブレークダウンをシミュレーションするために不可欠である.

$$Ga = \frac{|J_n|}{e} \alpha_n + \frac{|J_p|}{e} \alpha_p \quad [cm^{-3}][sec]^{-1} \quad e \ lt 電荷$$
$$\alpha_n = A_n \cdot exp^{\frac{-B_n}{|E'_n|}} \qquad \alpha_p = A_p \cdot exp^{\frac{-B_p}{|E'_p|}}$$
$$A_n = 7.0 \times 10^5, \ A_p = 1.588 \times 10^6 \qquad B_n = 1.23 \times 10^6, \ B_p = 2.036 \times 10^6$$

この Ga 項は, インパクトイオン化によるキャリヤ生成を表し, 電流密度(電子  $J_n$  と正孔  $J_p$ ) と電場 (E') に依存する形式をとる. Selberherr の 1982 年の文献 [6] によれば, 電流密度  $J_{n,p}$ に垂直な方向ではイオン化は起こらないので, E'としては電場 Eそのもの

(1.1) 
$$E' = E'_n = E'_p = E = |E|$$

ではなく,

(1.2) 
$$E'_{n} = \frac{|\mathbf{E} \cdot \mathbf{J}_{n}|}{|\mathbf{J}_{n}|} = |\mathbf{E}| \cdot |\cos\theta_{n}| \qquad E'_{p} = \frac{|\mathbf{E} \cdot \mathbf{J}_{p}|}{|\mathbf{J}_{p}|}$$

を用いるべきであるとされる. 文献 [3] では式 (1.1) の立場をとる. また, 文献 [2] では式 (1.2) の立場をとりながらも、電場の x 方向 (チャネルに平行) 成分  $E_x$  の絶対値を用い,

(1.3) 
$$E' = E'_n = E'_p = |E_x|$$

として説明している.同じ著者 Selberherr でも 1989 年の文献 [7] では,式 (1.2) についての言及はなく,もっぱら式 (1.1) を用いている.

また,この文献 [7](または文献 [4])の中では、ホットキャリヤ現象を扱うために、キャリヤ(電子 n,正孔 p)のエネルギーバランスを簡易的に組み込んだ拡張ドリフト拡散モデル (Enhanced drift-diffusion equations)を提案している.このモデルを(HS)モデルと略記する.本論文では、この(HS)モデルを基本として手直ししたモデル (こちらは  $(HS)_{\beta}$ と略記する)の中で、Ga項の電場 E'を:

|E| (Eタイプ)と,  $|E_x|$  (Ex タイプ)と,  $|E \cdot J_{n,p}| / |J_{n,p}|$  (EJ タイプ) の3通りに変えて比較を行い, これらの電場 E'依存性を文献例のように無造作に選択して も良いものなのかどうか, その妥当性をシミュレーションにより検討した. この (HS)<sub>β</sub>モ デルは,村田により提案されたもので(文献 [5]),次章で詳しく説明する.

## 2 ホットキャリヤ用拡張モデル

とり上げた  $(HS)_{\beta}$ モデルは, Hansch と Selberherr の拡張モデル (HS) と, その中のモ ビリティ $\mu$ の表面散乱効果の項にパラメータ $\beta$ を導入し,表面散乱効果のために従来から使 われてきた古典的な山口モデルを併用して (こちらにも $\beta$ を挿入),両者を連続的につない だものである.また,さらにモビリティ $\mu$ の飽和速度効果の中にも,従来から使われてきた 電場 Eと, Selberherr らが導入したドライビングフォース  $F_{n,p}$  (2.1 節で後述する) とを連 続的につなぐパラメータ $\gamma_F$ を導入した.何故,このような $\beta$ および  $\gamma_F$ のパラメータを導入 したかという動機は,

1)(HS) モデルでは、我々の扱うチャネル長(0.6µm 前後) でうまく収束しないという

事態が起こり,従来モデルと連続的につないだモデルを作る必要があった.

2) 付加的な結果として,従来のシミュレーション上の知見との連続性が得られる.

ことによる(2.1節を参照).次に,とり上げた(*HS*)<sub>β</sub>モデルについて詳しく説明していく. MOSトランジスタの動作をシミュレーションするための標準的なモデルは、ドリフト拡 散モデルと呼ばれ、電位ψ、電子密度 n,正孔密度 p についての連立系である(ただし定常 解用).

(2.1)  $div[-\varepsilon\nabla\psi] = e(p-n+C), \quad C = -N_a + N_d$ 

(2.2)  $div[-D_n\nabla n + (\mu_n\nabla\psi)n] = GR \qquad J_n = -e[-D_n\nabla n + (\mu_n\nabla\psi)n]$ 

(2.3) 
$$div[-D_p\nabla p - (\mu_p\nabla\psi)p] = GR \qquad J_p = +e[-D_p\nabla p - (\mu_p\nabla\psi)p]$$

ここに, e は電荷定数, C はドーピング量で場所の既知関数,  $\mu_{n,p}$ は電子, 正孔のモビリ ティで,場所と電位の関数であるが様々なモデルが提案されている. 拡散係数  $D_{n,p}$ とは, Einsteinの関係:  $\mu/D = e/k_BT = \nu$  (Einstein 定数)で結びつく. 従来は,  $T = T_l$  (格子 温度)としたが,ホットキャリヤ用の (*HS*) モデルでは,この Einstein 定数がキャリヤ温 度 (電子  $T_n$ , 正孔  $T_p$ )の関数だとして,局所的な場で Einstein の関係:

$$u_{n,p} = rac{e}{k_B T_{n,p}}$$

が成り立つとする.

## 2.1 モビリティのモデル

ホットキャリヤ用の拡張モデル (HS) では,格子温度  $T_l$ と電子,正孔キャリヤの温度 ( $T_n, T_p$ )を分けて扱う.本論文では, $T_l$ を 300K に固定したシミュレーションを行う. (1)格子による寄与

$$\mu_{n,p}^{LI} = \mu_{n,p}^{min} + \frac{\mu_{n,p}^{L} - \mu_{n,p}^{min}}{1 + \left(\frac{C_{I}}{C_{n,p}^{ref}}\right)^{0.72}} \qquad C_{I} = Na + Nd\left( \mathcal{T} \Delta \mathcal{T} \Delta \mathcal{I}, \Fertilde{F} \Fertilde{F} \Fertilde{F}, \Fertilde{F} \Fertilde{F}$$

$$L \subset \mathcal{C}, \quad \mu_n^L = 1430 cm^2 / Vs, \quad \mu_p^L = 460 cm^2 / Vs$$

 $\mu_n^{min} = 80 cm^2 / Vs, \quad \mu_p^{min} = 45 cm^2 / Vs \qquad C_n^{ref} = 1.12 \cdot 10^{17} cm^{-3} \quad C_p^{ref} = 2.23 \cdot 10^{17} cm^{-3}$ (2) 表面散乱効果

$$\mu_{n,p}^{LIS} = \frac{\mu_{n,p}^{ref} + (\mu_{n,p}^{LI} - \mu_{n,p}^{ref})[1 - (1 - \beta) \cdot F(y)]}{1 + (1 - \beta) \cdot F(y) \cdot (\frac{S_{n,p}}{S^{ref}})^{\gamma_{n,p}}}$$

 $\mu_n^{ref} = 638cm^2/Vs \qquad \mu_p^{ref} = 160cm^2/Vs \qquad S_n = max(0, \frac{\partial\psi}{\partial y}) \qquad S_p = max(0, -\frac{\partial\psi}{\partial y})$  $S_n^{ref} = 7 \cdot 10^5 V/cm \qquad S_p^{ref} = 2.7 \cdot 10^5 V/cm \qquad \gamma_n = 1.69 \qquad \gamma_p = 1.0$  $F(y) = \frac{2 \cdot exp(-(\frac{y}{y_{ref}})^2)}{1 + exp(-2(\frac{y}{y_{ref}})^2)} \quad , \qquad y_{ref} = 10^{-6}cm$ 

yは,SiO2界面上からバックゲート方向への距離で、例えば、

 $F(0.1\mu m/80) \cong 0.9999$ ,  $F(0.1\mu m/8) \cong 0.4$ ,  $F(0.1\mu m/4) \cong 0.004$ となり,表面近傍だけが効くようにする.

ここに、パラメータ $\beta$ は、 $0 \le \beta \le 1$ としており、 $\beta=1.0$ では後述(4)の純山口流の表面 散乱効果が効くようにし向けている。逆に、 $\beta=0.0$ では、純(HS)モデルと同じ形になるよ うに $\beta$ を導入した。Selberherr らは、表面散乱効果が後述(3)の飽和速度効果よりも基本的 なものだという Thomber の指摘を受け、表面散乱効果の扱いを山口流の(4)番目から(2) 番目に移動した。この $\beta$ 値は、 $\beta=1.0(山口)$ から 0.0(HS)に変化させるとドレイン電子電流 Id 値を上げる方向に働く。ゲート電圧  $V_G=3[V]$ 、ドレイン電圧  $V_D=5.5[V]$ (Ex タイプ)の 場合に、 $\beta$ =0.0 の Id 値 (0.5283mA) は  $\beta$ =1.0 の Id 値 (0.2958mA) の 1.78 倍となる. 我々 はこのパラメータ $\beta$ を利用して、シミュレーション結果と飽和領域における Id 実測値を合 わせることができると考えており (文献 [5])、本論文では $\beta$  = 0.125 と推測して使っている. 先ほどと同じバイアス点で、Id 値は 0.4535mA となる.

(3) 飽和速度効果

$$\begin{split} \mu_{n}^{LISF} &= \frac{2\mu_{n}^{LIS}}{1 + \sqrt{1 + (2\mu_{n}^{LIS} \cdot F_{n}/v_{n}^{sat})^{2}}} \quad v_{n}^{sat} = 0.9995 \cdot 10^{7} cm/s \\ \mu_{p}^{LISF} &= \frac{\mu_{p}^{LIS}}{1 + (\mu_{p}^{LIS} \cdot F_{p}/v_{p}^{sat})} \quad v_{p}^{sat} = 0.7982 \cdot 10^{7} cm/s \\ F_{n} &= |\nabla \psi - \frac{\gamma_{F}}{n} \nabla (n \cdot U_{Tn})|, \quad F_{p} &= |\nabla \psi + \frac{\gamma_{F}}{p} \nabla (p \cdot U_{Tp})| \\ U_{Tn} &= \frac{1}{\nu_{n}} = \frac{k_{B}}{e} T_{n}, \quad U_{Tp} &= \frac{1}{\nu_{n}} = \frac{k_{B}}{e} T_{p} \end{split}$$

ここに  $F_n$ ,  $F_p$ は, Selberherr らが導入したドライビングフォースで,キャリヤ温度を考えない彼等の従来モデルでは,  $F_{n,p}$ の代わりに  $E(=|-\nabla \psi|)$ を使っていた. そして,

$$oldsymbol{J}_n = e \mu_n n (-
abla \psi + rac{1}{n} 
abla (n \cdot U_{Tn})), \hspace{1em} oldsymbol{J}_p = e \mu_p p (-
abla \psi - rac{1}{p} 
abla (p \cdot U_{Tp}))$$

である事から、**E**の電流方向成分を表す|**E**・**J**<sub>n</sub>|/|**J**<sub>n</sub>|と**F**<sub>n</sub>, また|**E**・**J**<sub>p</sub>|/|**J**<sub>p</sub>|と *F*<sub>p</sub>は、互いに似た関係をもつ、本論文の (*HS*)<sub>β</sub>モデルでは、先にもふれたように従来の *E*とドライビングフォース *F*<sub>n,p</sub>をつなぐパラメータγ<sub>F</sub>を導入し、γ<sub>F</sub>=0.0 で *F*<sub>n,p</sub>=*E*となる ようにした. Selberherr らの文献 [7] の中には元もとγ<sub>F</sub>はなく、言わばγ<sub>F</sub>=1.0 と同じ事に なるが、我々の (*HS*)<sub>β</sub>モデルではγ<sub>F</sub>を 0.6 程度以上にするとドライビングフォースが効き すぎ収束しなくなる、そのため、ドリフトの影響を元の (*HS*) モデルの場合よりも弱める ためにγ<sub>F</sub>=0.36 として使っている. Selberherr らの (*HS*) モデルが、γ<sub>F</sub>=1.0 相当でも収束 している理由は判断しかねるが、ドレイン側の高電界部分の離散化あみ目が我々に比べて 粗いために、ドライビングフォース *F*<sub>n</sub>分布のピークがなまって幸いうまく解けているの かも知れない. 実際に、我々の (*HS*)<sub>β</sub>モデルでも、あみ目を粗くすれば収束可能なγ<sub>F</sub>の範 囲が広がる事を確認している. このγ<sub>F</sub>値を 0.0(*E*) から上げていくと、ドレイン電子電流 Id 値は上がり、*V*<sub>G</sub>=3[V],*V*<sub>D</sub>=5.5[V] (Ex タイプ)の場合に、γ<sub>F</sub>=0.36 の Id 値 (0.4535mA) はγ<sub>F</sub>=0.0 の Id 値 (0.3180mA) の 1.42 倍となる. シミュレーションの上では、このγ<sub>F</sub>がブ レークダウンするドレイン電圧 *V*<sub>D</sub>を決めている事が分かっており (文献[5])、我々は、適 切なγ<sub>F</sub>値がブレークダウンするドレイン電圧の実測から割り出せると考えている.

(4) 山口の表面散乱モデル

$$\mu_{n,p}^{LISFY} = rac{\mu_{n,p}^{LISF}}{\sqrt{1 + eta \cdot rac{|E_{\perp}|}{E_{n,p}^{crit}}}}, \quad E_{\perp} = rac{\partial \psi}{\partial y}$$

$$E_n^{crit} = 6.49 \cdot 10^4 V/cm, \qquad E_p^{crit} = 1.87 \cdot 10^4 V/cm$$

以上(1)~(4) 手順によりモビリティ $\mu_{n,p}^{LISFY}$ をモデル化して計算する. キャリヤ温度に相当する  $U_{Tn,p}$  (電圧 [V]の次元)は,

(2.4) 
$$U_{T_{n,p}} = U_{T_0} [1 + \gamma'_T (\frac{\mu_{n,p}^{LIS}}{\mu_{n,p}^{LISFY}} - 1)] = \frac{1}{\nu_{n,p}}$$

から計算する. $\gamma'_{T}$ はパラメータで, Einstein 定数 $\nu_{n,p}$ に関係する. $\gamma'_{T} = 0$ では,

(2.5) 
$$U_{T_{n,p}} = U_{T_0} \equiv \frac{k_B T_l}{e} = \frac{k_B (300K)}{e} = \frac{1}{38.68}$$

となり、キャリヤ温度を考えない従来モデルに等しい.元もと (HS) モデルの $\gamma'_{T}$ は、範囲 [0,1] の緩和パラメータで、 $\gamma'_{T} = \gamma_{T}$ (固定値) そのものであったが、それでは  $V_{G}$ を 0[V] に近づけた時に基板電流 Isub が 0[mA] に向かい最後まで落ちて行かず、途中から増え出すという事が起こった。そのため、我々の (HS)<sub>B</sub>モデルでは、この $\gamma'_{T}$ 値を固定値 $\gamma_{T}$ とせず、ゲート電圧  $V_{G}$ に依存して、 $\gamma'_{T}$ 値が  $\gamma_{T}$ (漸近値) から、 $V_{G}=0$ [V] における $\gamma'_{T}=0$  に連続的に移行するように:

(2.6) 
$$\gamma_T' = \gamma_T \cdot (\frac{V_G^8}{1 + V_G^8})$$

と変え,  $V_G \rightarrow 0[V]$  の時に Isub が 0[mA] に落ちるようにし向けた.  $\gamma'_T$ は,  $V_G=3[V]$  の時 0.9998 $\gamma_T$ ,  $V_G=1[V]$  の時に 0.5 $\gamma_T$ となり,今回のシミュレーションでは, $\gamma_T = 0.36$  とし た. Selberherr らは文献 [7] の中で, $\gamma_T$ の default value を 0.8 にしたと述べ,ゲート長  $Lg = 0.75 \mu m$  で $V_G=2[V], V_D=2[V]$ の場合に,ドレイン側の最大電子温度 Tnmax が 2220[K] となるシミュレーション結果を載せている.シミュレーションで, $\gamma_T$ はキャリヤ温度と直 接的に関係し, $\gamma_T$ を上げるとキャリヤ温度も上がる.キャリヤ温度の本当の値については 意見が分かれるが,我々の (HS)<sub>β</sub>モデルで $\gamma_T$ を 0.8 にすると,電子温度 Tn が Si のバンド ギャップに等しい 1 万度 K 程度にまで上がり明らかに大きすぎる.そこで, $\gamma_T=0.36$  にす ると, $V_G=3[V], V_D=5.5[V]$ の場合に Tnmax は 4543[K] となるので, $\gamma_T$ 値としてはこの程 度が適当と考えている.なお,電子温度 Tn は,Ga 項の電場 E'のタイプにはほとんど依 存しない.

電子と正孔のキャリヤ温度 Tn,pと拡散係数 Dn,pは、式 (2.4) から得た  $U_{Tn}, U_{Tp}$ から

$$T_{n,p} = rac{e}{k_B} U_{Tn,p}, \hspace{0.5cm} D_{n,p} = \mu_{n,p}^{LISFY} \cdot U_{Tn,p}$$

として計算できる.前述(3)のドライビングフォース  $F_n$ ,  $F_p$ の計算式中に出てくる  $U_{Tn}$ ,  $U_{Tp}$ は, ガンメル反復と呼ばれる収束反復計算の前段の値を使用する.

### 2.2 数値計算スキーム

連立式(2.1)(2.2)(2.3)を,可変不等間隔あみ目上でのCV(Control Volume)法により離散 化し,計算可能な反復スキーム(ガンメル反復)を作る.その際,移流拡散方程式(2.2)(2.3) の離散化には、指数法(ベルヌーイ関数使用)が必須で、また、反復スキーム中のポアソン 方程式(2.1)には、ガンメルの線形化と呼ばれる式の変形を行わないと解が収束しない. さらに、所望(精)メッシュの半分のあみ目分割数(粗系)でシミュレーションした結果を倍に 線形補間して反復計算の初期値として使う2段階あみ目法が、Ga項の増大に伴い、計算の 収束に必須となることが分かっている(文献[1]).また、その粗メッシュ系から所望のバイ アス点に到達する過程では、(HS)モデルそのものではうまく到達できず、 $\beta=0.5, \gamma_F=0.0$ 程度のパラメータによる(HS)<sub>8</sub>モデルも段階的に使用する(文献[5]).

例えば、CV 法による中心差分では、Fig.1の PQ 線積分区間での電流密度  $J_n$ の x 成分を

$$J_{nix} = -e\mu_{ni}(\frac{n_i + n_{i-m}}{2})[-E_x - \frac{1}{(\frac{n_i + n_{i-m}}{2})}U_{Tni}\frac{n_i - n_{i-m}}{h_{x-}}] \cdot [-1], \quad E_x = \frac{\psi_{i-m} - \psi_{i-m}}{h_{x-}}$$

と表すことから、この PQ 区間におけるドライビングフォース Fnixは、

$$F_{nix} = \left[-E_x - \gamma_F \frac{1}{\left(\frac{n_i + n_{i-m}}{2}\right)} U_{Tni} \frac{n_i - n_{i-m}}{h_{x-1}}\right]$$

となる. Fig.1 のように,  $\psi_i$ ,  $n_i$ は, 格子点i:  $A(\cdot)$ 上で値をもち,  $F_{ni}$ ,  $\mu_{ni}$ ,  $U_{Tni}$ は, 面 ABCD 内で一定値をもつとして設定する. 図の点線内は CV 法の積分領域を表す. 前式の  $F_{nix}$ と 同様に, QR 線積分区間におけるドライビングフォース  $F_n$ の y成分  $F_{niy}$ :

$$F_{niy} = \left[-E_y - \gamma_F \frac{1}{\left(\frac{n_i + n_{i-1}}{2}\right)} U_{Tni} \frac{n_i - n_{i-1}}{h_{y-1}}\right], \qquad E_y = \frac{\psi_{i-1} - \psi_i}{h_{y-1}}$$

を計算し、代表点 Q での  $F_{ni}$  (面 ABCD 内一定) は、 $F_{ni} = \sqrt{(F_{nix})^2 + (F_{niy})^2}$  とする.また、Ga 計算で E'となる Eと  $EJ_n$ については次式で与える ( $E_x$ は前掲のもの).

$$E = \sqrt{(E_x)^2 + (E_y)^2}, \qquad EJ_n = \frac{|E_x \cdot J_{nix} + E_y \cdot J_{niy}|}{\sqrt{(J_{nix})^2 + (J_{niy})^2}}$$
$$J_{niy} = -e\mu_{ni}(\frac{n_i + n_{i-1}}{2})[F_{niy}] \cdot [-1]$$
  
全体の反復計算スキームは、次のようになる.  
初期値 $\psi^{(0)}, n^{(0)}, p^{(0)}$ を用意.  $k = 0$   
do while  $\|div(-\epsilon\nabla\psi^{(k)}) - e(p^{(k)} - n^{(k)} + C)\|$   
 $\geq EPSG * \|e(p^{(k)} - n^{(k)} + C)\|$   
 $\int \frac{solve \psi^{k+1}}{2} : (線形化し MICCG(1,3) 使用)$ Fig.



Fig.1. Mesh for CV method

$$\underline{solve \ \psi^{k+1}} : (線形化し MICCG(1,3) 使用) 
 [div(-e\nabla) + e(\nu_p p^{(k)} + \nu_n n^{(k)})]\psi^{(k+1)} = 
 e(\nu_p p^{(k)} + \nu_n n^{(k)})\psi^{(k)} + e(p^{(k)} - n^{(k)} + C) 
 \mu_n, D_n, \mu_p, D_p を - \nabla \psi^{(k+1)} を 使って更新 
 \underline{solve \ n^{(k+1)}} : (ILUBCGSTB(1,3) 使用) 
 [div(-D_n \nabla) + \mu_n \nabla \psi^{(k+1)})]n^{(k+1)} = GR^{(k)}$$

 $\frac{solve p^{(k+1)}}{[div(-D_p \nabla - \mu_p \nabla \psi^{(k+1)})]p^{(k+1)}} = GR^{(k)}$  $J_n^{(k+1)}, J_p^{(k+1)}, GR^{(k+1)}, Id などの計算$ k = k + 1

全体の収束判定は,解いた $\psi^{(k+1)}, n^{(k+1)}, p^{(k+1)}$ をポアソン方程式に代入した残差で行っており,文献[3] などの多くの例に見られるような,単に値 $u(\psi, n, p$ など)の前段との差:

 $|u^{(k+1)} - u^{(k)}| / |u^{(k+1)}|$ だけを見て収束を判断する事はしていない (後の Fig.12a,b を見よ).本論文では、収束判定値 EPSGを 0.16 · 10<sup>-4</sup>としており、この値の妥当性については 5 章で述べる.

なお、計算したいドレイン電子電流 Id 値はドレイン電極に沿った $J_n$ の線積分値で、物理的にはバックゲートに沿って $J_p$ を線積分した基板正孔電流 Isub と、ソース電極に沿って $J_n$ を線積分したソース電子電流 Is との和になっているべきものである。実際、 $V_G=3[V], V_D=5.5[V]$ において、 Id(0.453519[mA])  $\cong$  Isub(0.040212[mA]) + Is(0.413296[mA])

となり、0.0024%の差で一致する.この結果は、積分形式保存則を満足するように差分化する CV 法の特質がシミュレーションにより確かめられた事を意味する.

## 2.3 場の切り出しと設定

シミュレーションは、ゲート長  $Lg = 0.6\mu m$  で行い、場の切り出し寸法は、Fig.2 のよう に  $Lx \times Ly = 1.8\mu m \times 1.1\mu m$  とした。チャネルに水平な方向を x 方向に、バックゲート方 向を y方向にとる。Fig.2 の等高線は、ゲート電圧  $V_G=3[V]$ 、ドレイン電圧  $V_D=5.5[V]$  とし



7

てシミュレーションした電位ψ分布を表す.境界条件は,両翼 AD, BC と SiO<sub>2</sub>の境界 VH, IW を:開放(斉次ノイマン)とし, SiO<sub>2</sub>をはさんで下側のゲート電極と基板の上側にとっ たバックゲート電極およびソース電極(左),ドレイン電極(右)を:非斉次固定とする.特 に,Si と接するソース区間 EG とドレイン区間 JF は,VG,WJ とは違いオーミックコン タクト境界条件になる.また,ポアソン方程式を解く場は全領域 ABCD とするが,移流拡 散方程式を解く場は,計算時間を短縮するために領域 EFCD とする.

場のあみ目パターンは、計算精度に著しく影響を与える領域を精しく、その他は計算時間 とメモリ容量の制約から粗くする.特に、領域 EFQU のバックゲート (y) 方向あみ目は、精 しく設定する必要がある.あみ目間隔は、 $0.1\mu m$  単位の分割数で設定するようになっており、 Fig.2 の MJF0=48 は、あみ目間隔  $h_{y-}$ を ( $0.1\mu m/48$ )とすることを表す.したがって、区間 FQ のあみ目数は、MJF0/4+MJF1/4+MJF2/2=32 となる.Fig.2 の場全体では、M1 (水平 x方向)×M2 (バックゲート y方向)=203×263=53389 元となる.実務のために、最小あみ 目間隔 ( $0.1\mu m/MJF0$ )として、( $0.1\mu m/48$ )と ( $0.1\mu m/64$ )の2 通りのあみ目パターンを用意 する.(MJF0,MJF1,MJF2)=(48,32,24)を48系列と呼び、(MJF0,MJF1,MJF2)=(64,48,32) を64系列と呼ぶことにする.MJF0 分割数の増減に合わせて他の分割数も連動させるこ とが望ましいが、メモリ容量の節約から (MJF0,MJF1,MJF2) のみを変えた.64系列では、 全体の元数は、M1×M2=215×263=56545元となる.48系列と64系列で、ドレイン電子 電流 Id 値に与える離散化(あみ目) 誤差は、1%弱であった(5章に後述).

例えば、所望のバイアス点が、ゲート電圧  $V_G=3[V]$ 、ドレイン電圧  $V_D=5.5[V]$  である時、ドレイン電子電流 Id 値の計算(48系列とする)は、次の手順で行う.

- (1)48 系 (203×263) の半分のあみ目分割数にした粗メッシュで、 $\beta$ ,  $\gamma_F$ ,  $\gamma_T$  をそれぞれ与え (0.125,0.36,0.36 など), GR 項も組み入れて、まず  $V_G=0[V]$  にて  $V_D$ だけを 5.5[V] に 上げた計算をする.
- (2)(1)の結果を初期値として、(1)と同じ粗メッシュで今度は $V_G$ を上げ $V_G$ =3[V], $V_D$ =5.5[V] の計算をする( $\beta$ , $\gamma_F$ , $\gamma_T$ はそのままで、GR項も組み入れたまま).ただし、 $V_G$ は0.5[V] おきに3[V]までというように、小刻みに上げて行く方が安全である。急に $V_G$ を上げ ると、手順(1)で作った初期値からは収束しない場合がある。
- (3)(2)の結果を倍に線形補間して精メッシュ場におけるガンメル反復の初期値を作り、48 系列の精メッシュで所望のバイアス点:  $V_G=3[V], V_D=5.5[V]$ の Id 計算をする.

なお、GR 項の影響が大きいバイアス点を計算する場合には、GR 項を始めから組み入れ ないで、上記 (1)(2) の手順をまず GR=0 の設定で計算し、その結果を初期値にして手順 (2) をもう一度 GR 項を組み入れた設定で計算し直すという 2 段の手順を踏んだ方がかえっ て計算時間が少なくてすむ ( $V_G$ =5[V], $V_D$ =6.5[V] の時、通常手順の 1864 秒が 10.3%減とな る). ただし、例としてあげた  $V_G$ =3[V], $V_D$ =5.5[V] の場合には、GR 項の組み入れを 2 段に しても CPU 時間は通常手順の 987 秒とほぼ同じ 984 秒 (0.3%減) のままで、2 段にした恩 恵はまだ現れない. これら一連の手順に従って、 $V_G$ =3[V], $V_D$ =5.5[V] の Id 計算を行うと、 日立 H9000 712/100 ワークステーションでは、

手順(1):33 秒,手順(2):201 秒,手順(3):753 秒 の計987 秒(約17分)の CPU 時間がかかる.手順(3)のガンメル反復(反復計算スキーム内の kの回数)は30回

である.実は、同じバイアス点へのシミュレーションを前述の手順 (1)(2) において $\gamma_T, \gamma_F$ だけ $\epsilon_{\gamma_T=\gamma_F}=0$ として計算し、手順 (3) になって始めて $\gamma_T=0.36, \gamma_F=0.36$ を与えて実行すると、結果 (Id=0.4535mA) はもちろん同じで、

手順(1)':33 秒, 手順(2)':491 秒, 手順(3):1021 秒 の計 1545 秒(約26分) の CPU 時間がかかり,前例と比べると 1.56 倍となる. これは,反復回数が 38 回に増える ためで,収束にガンメル反復の初期値がいかに大切であ るかを実感させる.

最後に、プロセスモデリングと関連する条件について 述べる. n-MOS の場は、p型半導体基板に n型半導体を ドーピングして設定する. 面 EFPY の p型半導体基板に は、 $N_{a+}=5.0\cdot10^{16}[cm^{-3}]$ のドーピングを行い、面 ZOC D 内については、 $N_a = \frac{1}{4}N_{a+} = 1.25\cdot10^{16}[cm^{-3}]$ として 少し薄くする.途中の YP-ZO 間は、ドーピング量をバッ クゲート方向に対し線形に傾斜して連続させる.一方、 n型半導体のドーピング量については、拡散の深さ r を ドレイン側の RF 間ではバックゲート方向にとり、打ち こんだイオンが回り込む部分では点 R を中心として半径 rの円になるように (Fig.2 を参照のこと)、標準偏差 $\sigma_{\pm}$ の ガウス分布:

$$N_{d\pm}(r) = N_{d\pm}(0) \cdot exp rac{r^2 \ \ [\mu m]}{2\sigma_{\pm}^2}$$

に従って与える.ただし, n 型領域は, ドレイン付近に発 生するホットキャリヤの抑制に有効な,  $n_+$ 拡散層を取り 囲むように $n_-$ 拡散層を形成した DDD(Double Diffused

囲むように n\_ 拡散層を形成した DDD(Double Diffused Fig.3. Nd Doping profile Drain) 構造を持つように設定する. 今回のシミュレーションでは, n<sub>+</sub>拡散層については  $n_+ \equiv N_{d+}(0) = 3.0 \cdot 10^{20} [cm^{-3}], \sigma_+ = 0.020$  と固定し, n\_ 拡散層については  $\sigma_- = 0.072$  に固定し,  $n_- \equiv N_{d-}(0)$ は 1.65 · 10<sup>18</sup> ~ 3.15 · 10<sup>18</sup> [cm^{-3}] の範囲で変える. ドー ピングプロファイルは, Fig.3 の点線のように,  $N_d(r) = N_{d+}(r) + N_{d-}(r)$ となる. ドーピングの深さは 0.16 $\mu$ m とし, ソース側の設定もドレイン側と同じく左右対称とする. また, 次に示すシミュレーション条件は固定した.

(1) ゲート電極と p 型半導体間の SiO<sub>2</sub>酸化膜の厚さ t<sub>ox</sub>= 16nm

(2)2 次元シミュレーションのため電流計算だけに必要な n-MOS 場の奥行き  $ZW = 9\mu m$ (3) バックゲート電圧  $V_{BG}=0[V]$ , (4) フラットバンド電圧  $V_{FB} = 0[V]$ 

# 3 n-拡散層濃度と水平方向電場 Ex 分布の関係

ホットキャリヤ発生の抑制には、ドレイン近傍の、特にチャネルに水平な *x* 方向電界(Ex)の緩和が大きく効くことが分かっている. DDD 構造の n-MOS では、*n*\_拡散層領域がこの Ex を軽減するのに重要であることが、デバイスの試作からもシミュレーション実験からも



指摘されている.ただし、この $n_x$ 拡散層の不純物濃度には最適値があり、ドレイン近傍の Ex最大値は、シミュレーションの $n_z$ を増やすとともに減少し、ある濃度で最小となった 後、再び増加する.そのEx最大値の位置は、 $n_z$ の増加に伴い、始めは $n_+$ 端の $SiO_2$ 界面 上にあったものが、 $n_x$ 拡散層内をソース側方向に基板内部へ向かって移動していく.これ は、 $n_z$ が薄い時には $n_+$ だけが目立ち DDD 構造にした効果が消え、 $n_z$ を濃くするに従い、  $n_x$ 拡散層による電界緩和の効果が現われてくることを意味する.



Fig.4. Ex and Id for  $n_{-}(V_G=3, V_D=5.5)$ 

我々は、これまで述べた $n_{\rm L}$ 拡散層濃度と水平方向電場 Ex 分 布の関係が Ga 項の電場依存モデル(Ex タイプ, EJ タイプ, E タイプ)の違いでどのように変わるのかに興味があり、それを 調べた.まず、Ex タイプで、 $n_{\rm L}$ を1.65 · 10<sup>18</sup>[ $cm^{-3}$ ]から 3.15 10<sup>18</sup>[ $cm^{-3}$ ] まで変えて、 $V_G$ =3[V],  $V_D$ =5.5[V] のもとで Ex の最 大値 Exmax の推移を見る.Fig.4 の点線は、 $SiO_2$ 界面上を除く 基板内部だけを見た最大値 Exmax1 を表す.また、一点鎖線は 同じ Ex タイプでシミュレーションした、 $SiO_2$ 界面上での最大 値 Exmax0 を表す.Fig.4 によれば、 $SiO_2$ 界面上のExmax0( 二点鎖線)は、 $n_{\rm L}$ 増加に伴い単調に減少していくが、基板内部の Exmax1(点線)は $n_{\rm L}$ =2.4 · 10<sup>18</sup>[ $cm^{-3}$ ]で逆転し、以後は $SiO_2$ 







界面上の Exmax0 よりも大きくなっていく.したがって,場全 Fig.5a. Exmax position 体(場を SiO<sub>2</sub>界面上とそれ以外に分けない)における Exmax は, Fig.4 の実線で引き直し

た推移をたどる. Fig.5a には,  $n_0$  増加に伴い Exmax の位置がドレイン側の n 拡散層内 を移動する様子をプロットし, このうち $n_i$ が, 2.1, 2.55, 3.0 · 10<sup>18</sup>[ $cm^{-3}$ ] の時の Ex 分布を Fig.5b に等高線で示す. Fig.4 と Fig.5a,b によれば,  $n_{-}=2.1 \cdot 10^{18}[cm^{-3}]$  までは $n_{+}$ 端 SiO<sub>2</sub> 界面上にあった Exmax の位置が, しだいに内部へソース側に向かい,  $n_{-}=2.4 \cdot 10^{18}[cm^{-3}]$ で, Exmax 値は最小の 3.321 · 10<sup>5</sup>[V/cm] をとる事が分かる. 実は, Exmax の大きさや位 置が直接にデバイスの性能に関係する訳ではなく, それについては別途報告するが, 我々 は $n_{-}$ 濃度の最適値が最小の Exmax から少し上がった $n_{-}=2.55 \cdot 10^{18}[cm^{-3}]$  あたりにある と考えており,  $n_{-}$ を固定する場合にはこの値を使う. これらの結果から Ex タイプであれ ば,  $n_{-}$ 濃度と Ex 分布のよく知られる関係が納得のいくように追試できると言える.

次に, Ga 項のモデルを EJ タイプと E タイプに変えて結果がどう変わるか見た. Fig.4 には,  $n_$ 濃度に対するタイプ毎の Exmax 値と,併せて Id 値の推移も示した. Fig.4 によ れば, Exmax の推移は Ex, EJ, E 各タイプともほとんど一致する. なお,値だけではなく, Exmax の位置もタイプによってほとんど変わらない事を確認している. 一方, Id 値に関し ては, Ex と EJ タイプでほとんど一致するが, E タイプの結果だけは甚だしく離れる.  $n_$ が 2.55 · 10<sup>18</sup>[cm<sup>-3</sup>] の時に,タイプ毎の Exmax 値と Id 値は:

| Ga モデル | Exmax                     | Id            |
|--------|---------------------------|---------------|
| Ex タイプ | $3.364[\cdot 10^{5}V/cm]$ | 0.4535[mA]    |
| EJ タイプ | 3.364(0.00%)              | 0.4543(0.18%) |
| Ε タイプ  | 3.362(0.06%)              | 0.5217(15.0%) |

となる. Exmax 値は, Ex,EJ, E 各タイ Ex プで1 %未満の差であるが,ドレイン電 子電流 Id 値は, E タイプと Ex タイプで 28 15%も違ってくる. しかし, ほとんど差 2.7 が出なかった Exmax 値でも,同じ  $V_D$ の 2.6 ままゲート電圧  $V_G$ を現行の 3[V] から上 25 ドで  $V_G$ =4.5[V],  $V_D$ =5.5 [V] にすると, E 24 タイプと Ex タイプで差が 0.06%であっ 2.4 たものが 5.1%に開く (Fig.6 で Exmax 値 2.3 が最小となる  $n_=$ 0.9 · 10<sup>18</sup>[ $cm^{-3}$ ] の時).

以上のように、E タイプと他タイプと の差は、Exmax 値についてはともかくと しても、Id 値の 15%の違いは決して小さ くない、E タイプが文献で何故とり上げ られるのか理由は分からない(単に便宜 的なものかと疑われる)が、 $n_$ 濃度と Ex 分布の関係からデバイスの性能を定性的 に評価したいのであれば、どのタイプも 使う事はできる、そのような事情があっ て、Ga 項のモデルが Ex、EJ、E のどのタ



Fig.6. Ex and Id for  $n_{-}(V_G=4.5, V_D=5.5)$ 

イプでも良いかのように報告されてきたと思われる.けれども、VGと基板電流 Isubの関係 を議論しようという時には、各タイプ間で定性的にも大きく食い違ってくるのである.

[A]

#### $V_{G}$ と基板正孔電流 Isub の関係 4

基板電流は、ゲート電圧 VGを上げる Isub といったん上昇し、ある VG で最大値を とり、その後減少することが実測例(文 献 [8a][8b], いずれもゲート長 Lgが 1µm 程度のもの)から知られている.水平方 向電場 Ex が VGの増加とともに単調減 少し, 一方 Id は V<sub>G</sub>の増加とともに単調 増加するために、GR 項を通じて電界と Id に依存する Isub が, その結果極大を 持つことは理解できる.また, Vpを上げ ればExも強くなるため, Isubの極大値 は VDの増加とともに大きくなり、極大 となる時の Vc値も大きい方へシフトす る (実測例は文献 [8b] にある). この章の 以降では、これまで述べてきた実測事実 をふまえ, Ga項の電場 E'依存に関する 各 Ex, EJ, E タイプを比較してふるい にかける事を試みる.なお、本論文では ゲート長 Lgが 0.6µm の場合について報 告しているが, Lg=0.8µm の結果も同じ 状況を示す事を付記しておく.

まず, Ex タイプで, n\_=2.55 ⋅10<sup>18</sup>  $[cm^{-3}]$  として,  $V_D \in V_D = 2.5, 4.0, 5.5[V]$ 





と変えた場合の Isub- $V_G$ 特性を調べた (Fig.7の実線).  $V_D=2.5[V]$ の時は Isub 値が  $V_G=1.5[V]$ でピークとなり、一方  $V_D=5.5[V]$  の時は  $V_G=3[V]$  でピークとなり、確かにピークは  $V_G$ の 大きい方へシフトする. このように Isub-VG特性を見る限り, Ex タイプによるシミュレー ション結果は、文献 [8a][8b] の実測例から得る定性的な現象と良く合う事が分かる.

次に, Ga項のモデルを Ex タイプから EJ タイプと E タイプに変えて比較する. シミュ レーションから得た Isub-VG特性を,それぞれ Fig.7 に一点鎖線 (E タイプ) と点線 (EJ タイ プ)で示す.この図から  $V_D=5.5[V]$ で,  $V_G=1.5, 3, 4.5[V]$ と変えた時の各タイプの Isub 値:

| Ga モデル | $V_G=1.5[V]$  | $V_G = 3[V]$   | $V_{G} = 4.5[V]$ |
|--------|---------------|----------------|------------------|
| Ex タイプ | 0.0155[mA]    | 0.0402[mA]     | 0.0256[mA]       |
| EJ タイプ | 0.0165(6.4%)  | 0.0423(5.2%)   | 0.0394(53.9%)    |
| Eタイプ   | 0.0207(33.5%) | 0.1577(292.2%) | 0.7410(2794.5%)  |

を見ると、EJ タイプでは  $V_G$ =4.5[V] あたりから Ex タイプと離れ (53.9%), E タイプでは すでに  $V_G$ =1.5[V] から大きく離れ (33.5%), 実測例のようにピークができる振る舞いとは 大きく異なることが分かる. さらに、Fig.7 によれば EJ と E タイプとも、 $V_G$ =5.5[V] 近く では、 $V_D$ =2.5, 4, 5.5[V] の各線が  $V_D$ 値を違えた計算値にもかかわらず、タイプ毎に同じ Isub 値に漸近しており、Isub 値が  $V_D$ の違いよりも、明らかに  $V_G$ だけに関係しているよう に見える. このように、モデルを EJ、E タイプに変えた時のシミュレーション結果:

(1) $V_G$ を上げていくにつれて, EJ, E タイプの Isub 値が Ex タイプと比べて大きく異なってくる (Ex タイプだけが,ある  $V_G$ 値 ( $V_D$ に依存)にてピークを持つ).

(2) $V_G$ が高くなると, EJ, E タイプは  $V_D$ を変えてもタイプ毎に同じ Isub 値に漸近する. は不自然であり、そのような実測例は見た事がない.以上により、Ga 項のモデルとして は、Ex タイプのみが妥当で信用できると言える.

そのおかしい原因が何か調べておく、その ためにまず、 $V_D=5.5[V]$ で、 $V_G=3[V]$ の時の Ex, EJ, E各タイプ毎に計算した正孔 (p)分 布の等高線を見てみる (Fig.8). Exタイプで は、GR項に起因して生成された高濃度の p 分布がドレイン側のS2位置 (Fig.2を参照) 付近だけに現われるが、EJとEタイプでは pの現われ方が異なり、ドレイン側に加え高 濃度の p 分布がソース側界面のS1位置近く の狭い範囲にも現われている。特にEタイプ では、ソース側からも基板電流が流れている 様相を示す。実際に各タイプとも、GR 値の 高い場所と高濃度の p 分布が対応する事をシ ミュレーション結果から確認している。

各タイプの p 分布が異なる原因を探るため に、S1 と S2 各位置における、同じ  $V_D$ ,  $V_G$ の 時の p, GR, E' (Ex タイプでは  $E' = |E_x|$ , EJ タイプでは  $E' = EJn:\equiv |E \cdot J_n| / |J_n|$ , E タイプでは E' = |E|とする), Id, Isub, Isub/Id 比,正孔電流 Jp の数値を見ると Table 1 のようになる.なお、Ga 計算には主 に電子電流  $J_n$ が効くので、この表では EJ タ イプの E'として、EJn を代表させる.GR 値 としては、今の場合 Ga 項が他の SRH, Aug 項 と比べケタ違いに(6 桁前後)大きいので CP





この Table 1 から分かる事について述べる. ドレイン側 (S2) では,電子電流 $J_n$ がほぼ チャネル (x) 方向に流れ, Ga 計算時に E'となる Ex, EJn ( $\approx$ Ex), E 値それぞれが同程度に なるために (Fig.9 の右側),各タイプとも同じような GR 値を取る.一方ソース側 (S1)

| type | p(S1)                  | p(S2)                  | GR(S1)                  | GR(S2)                 | E'(S1)  | E'(S2) |
|------|------------------------|------------------------|-------------------------|------------------------|---------|--------|
| Ex   | $0.1815 \cdot 10^7$    | $0.1631 \cdot 10^{17}$ | $-0.1502 \cdot 10^{14}$ | $0.1702 \cdot 10^{28}$ | -0.1461 | -2.305 |
| EJ   | $0.1881 \cdot 10^{13}$ | $0.1944 \cdot 10^{17}$ | $0.1103 \cdot 10^{26}$  | $0.1861 \cdot 10^{28}$ | 1.015   | 2.335  |
| Е    | $0.6443 \cdot 10^{16}$ | $0.2776 \cdot 10^{17}$ | $0.1566 \cdot 10^{30}$  | $0.3736 \cdot 10^{28}$ | 3.950   | 2.584  |

Table 1 Simulation results for Ga model at  $S1,S2(V_D=5.5[V], V_G=3[V])$ (p,GR[ $cm^{-3}$ ]; E'[·10<sup>5</sup>V/cm]; Id,Isub,Jp[mA];Isub/Id[%])

| type | Id     | Isub   | Isub/Id | Jp(S1)                  | Jp(S2) |
|------|--------|--------|---------|-------------------------|--------|
| Ex   | 0.4535 | 0.0402 | 8.9     | $0.2820 \cdot 10^{-11}$ | 0.0890 |
| EJ   | 0.4543 | 0.0423 | 9.3     | $0.3757 \cdot 10^{-5}$  | 0.1062 |
| Е    | 0.5217 | 0.1577 | 30.2    | 0.0233                  | 0.1532 |

では、電場Eがほぼバックゲート (y) 方向を向き、 | $E \mid \simeq \mid Ey \mid \gg \mid Ex \mid$ ,  $EJn = \mid E \mid \cdot \mid cos\theta_n \mid$  とな るために、EJ タイプや特に E タイプの E' (EJn, E) 値が大きくなり (Fig.9 の左側), その結果 GR 値を 大きくして高濃度の正孔 p 分布がソース側に現われ るというシミュレーションをしてしまっている事が 分かる. E タイプでは、このソース側の p 分布が Isub(元は Jp) に反映するため、Isub/Id 比は 30.2% にも及ぶ.



Fig.9. E,Ex,EJn relation at S1,S2

また、ドレイン側 (S2) において Ex 値≈EJn 値であり、一方ソース側 (S1) において Ex 値が小さいという事は注目に値する. これは、ドレイン側だけを見れば Ex タイプと EJ タ イプは同じにふるまい、ソース側の Ex 値と EJ 値の違いだけがタイプの違いとなって現れ る事を意味する. 特に E タイプでは、Table 1 のバイアス点 ( $V_D$ =5.5[V],  $V_G$ =3[V]) におい て、ドレイン側よりもソース側の GR 値の方が大きく、ソース側のふるまいが全体の結果 を決めている. 以上により、各タイプの違いは、ソース側において各タイプの E'値 (Ex, EJn, E) の違いが Ga 計算に反映して起こることが分かった.

そこで、 $V_G$ を上げていく時に起こる不自然な結果 (1),(2) のメカニズムを調べるために、  $V_G \varepsilon V_G$ =1.5, 3.0, 4.5[V] と変えて、タイプ毎に E'値 (Ex, EJn, E) と | GR | 値 ( $\approx$ Ga) の推 移をそれぞれ Fig.10a と Fig.10b にプロットしてみる。その際に、サンプリング点はこれま で通りドレイン側 (S2 位置) とソース側 (S1 位置) に分け、 $V_D$ は  $V_D$ =5.5[V] (実線) と 4[V] (点線) の場合について調べた。この Fig.10a,b から、先の不自然な結果 (1),(2) となる原因 が次のように理解できた:

(1):タイプ毎の Isub 差は、 $V_G$ が高くなるにつれてソース側 (S1) の EJn 値 (Fig.10a では EJ のこと) と特に E 値が大きくなり、一方ドレイン側 (S2) の EJn( $\approx$ Ex), E 値は逆に小さ くなるので、始め大きかったドレイン側の GR 値よりもソース側の GR 値が次第に効き出 すために起きていることが分かった (Fig.10b). このソース側の GR 値の差が、p 分布を通 じて各タイプの Isub 差となって現れる、ソース側 (S1) の Ex 値は  $V_G$ が高くなっても小さ いので、Ex タイプにはソース側の GR 値が影響せず理屈通り Isub 値のピークができるが、



Ex) がまだ目立つうちは Ex タイプに沿いほぼ等しいが,途中のピーク近くからソース側の GR 値が効き出し Ex タイプの結果と離れる.

(2):Isub 値の漸近は、ソース側 (S1) の電場Eが $V_D$ の大きさよりも $V_G$ の大きさだけに依存して決まるという事と、(1) で述べたように $V_G$ が高い領域では EJ, E タイプともソース 側の EJn, E 値が Isub 値に直接反映するという事が重なって起きていることが分かった. 実際に、ソース側 (S1) において Ex, EJn, E 値は、 $V_D$ を 5.5[V] (実線) と 4.0[V] (点線) に 変えても Fig.10a 上でほとんど重なる.

なお, Fig.10a でプロットした E'値についてふれておく. 同じ  $V_D=5.5$ [V],  $V_G=3$ [V]の時

に, Ex タイプで計算した EJn, E 値は:

| Ga モデル | E'(S1)  | E'(S2)  | EJn(S1)                               | EJn(S2) | E(S1)         | E(S2)        |
|--------|---------|---------|---------------------------------------|---------|---------------|--------------|
| Ex タイプ | -0.1461 | -2.305  | 1.015                                 | 2.335   | 3.951(0.025%) | 2.588(0.15%) |
| EJ タイプ | 1.015   | 2.335 - |                                       |         |               |              |
| Eタイプ   | 3.950   | 2.584 - | · · · · · · · · · · · · · · · · · · · |         |               |              |

となる (単位はすべて [·10<sup>5</sup> V/cm]). このように, Ex タイプで計算した EJn, E 値の結果と, EJ タイプ, E タイプそれぞれで計算した Id EJn, E 値の結果 (E'として表示) の相違 IMA 13499 1.3-は、0.2%以下であるので、V<sub>G</sub>=3[V]の 付近では、 ψ分布がほとんど Gaのモデ 1.2 ルに依らないと考えてよい.次章ではタ VG=45V(E) イプ毎のId-Vn特性について調べておく. 1.1-68.4% 1.0 Isud [mA] 0.9-0.9-4.5ÆX) 08 08 45EJ) 0.7-(Isubyg=54.9%) 0.7-VG=4.5V(E) 06 06 5217 0.5-05 (Laĵe VG=3V(E) 0.4 0.4 3(EX) 0.3 0.3 0.2 0.2 (Isub/d=30.2%) VG=3V(E) VG=1.5V(D 0.1 0.1 1.5(E.J) 4.5ŒX) 3(EXEJ) 15(Fx) 45(EJ) ----25 325 475 55 VD [V] 25 3 325 475 5 4 55 VD [V] Fig.11b. Isub- $V_D$  curve for Ex,EJ,E type Fig.11a. Id- $V_D$  curve for Ex,EJ,E type

# **5** *Id*-*V*<sub>D</sub>特性とあみ目依存性

ゲート電圧  $V_G \in V_G = 1.5$ , 3, 4.5[V] と変えて, Ex, EJ, E 各タイプ毎の Id- $V_D$ 特性を見る (Fig.11a).  $V_D = 5.5[V]$  で, タイプ別に各  $V_G$ の時の Id 値を比べると,

| Ga モデル | $V_G = 1.5[V]$ | $V_G=3[V]$    | $V_G = 4.5[V]$ |
|--------|----------------|---------------|----------------|
| Ex タイプ | 0.0893[mA]     | 0.4535[mA]    | 0.8012[mA]     |
| EJ タイプ | 0.0904(1.23%)  | 0.4543(0.18%) | 0.8000(0.15%)  |
| Eタイプ   | 0.0947(6.04%)  | 0.5217(15.0%) | 1.3499(68.4%)  |

となる.  $V_G \ge 3[V] \ge 4.5[V]$  にした時, Ex と EJ タイプの Id 差は 0.2%以下でほぼ等しく, Fig.11a 上では重なる. Ex と E タイプで Id 差は  $V_G$ が大きくなるにつれて開き,  $V_G=3[V]$ の場合でも 15%違う. また Fig.11b には,  $V_G=3[V] \ge 4.5[V]$ の時のタイプ毎の Isub- $V_D$ 特性を示す. これらから  $V_D=5.5[V]$ で, タイプ別に各  $V_G$ の時の Isub/Id 比を比べると,

Ga  $\forall \vec{r} \end{pmatrix}$  $V_G = 1.5[V]$  $V_G = 3[V]$  $V_G = 4.5[V]$ Ex  $\not{\beta} \dashv \vec{r}$ 17.3%(0.0155mA)8.9% (0.0402mA)3.2% (0.0256mA)EJ  $\not{\beta} \dashv \vec{r}$ 18.2%(0.0165mA)9.3% (0.0423mA)4.9% (0.0394mA)E  $\not{\beta} \dashv \vec{r}$ 21.8%(0.0207mA)30.2%(0.1577mA)54.9%(0.7410mA)

となる(()内は Isub 値). E タイプの Isub/Id 比は,正孔 p がソース側から基板へ流れてし まうシミュレーション結果を反映して不自然に大きい.以上総括して, E タイプは, 定性的 にそれだけ見る分には全く役に立たないというほどではないが,他のタイプと比べ Id-V<sub>D</sub> 特性についても適当でないと言える.

最後に、Id 値のあみ目依存性と収束の様子を見ておく. ここでは Ex タイプを取り上げ、 48 系列と 64 系列の場合についてあみ目依存性を調べるが、他のタイプでも傾向は変わらな い.まず、48 系列(あみ目 MJF0=48 を代表値としたもので、これまですべてのシミュレー ションにはこれを使用)の時に、解が *EPSG* = 0.16 · 10<sup>-4</sup>まで収束していく様子を Table 1 と同じ条件 ( $V_G$ =3[V],  $V_D$ =5.5[V],  $\gamma_T$ =0.36,  $\gamma_F$ =0.36)で調べる. Table 1 の結果を得るた めのガンメル反復の初期値には、Table 1 の条件に近い次の 3 つの結果:

 $(1)V_G=3.0[V], V_D=5.5[V], \gamma_T=0.00, \gamma_F=0.00$  (実線)

 $(2)V_G=3.0[V], V_D=4.5[V], \gamma_T=0.36, \gamma_F=0.36$  (一点鎖線)

 $(3)V_G=2.5[V], V_D=5.5[V], \gamma_T=0.36, \gamma_F=0.36$  (点線)

を用意した.それぞれの初期値からの収束状況を,横軸に相対残差 res 値:

 $res = \parallel div(-arepsilon 
abla \psi^{(k)}) - e(p^{(k)} - n^{(k)} + C) \parallel / \parallel e(p^{(k)} - n^{(k)} + C) \parallel$ 

を 128 × EPSG から 1 × EPSG の範囲でとり Fig.12a に示す. 初期値条件 (1) からの結果を見ると、2 × EPSG(0.453521mA) と 1 × EPSG(0.453519mA) 間の Id 差は 0.0004%と なっており、収束状況は落ち着いていると見てよい. また 3 例とも、Id 値の有効数字を 4 桁まで見るには EPSG =  $0.16 \cdot 10^{-4}$ で充分であることが分かる.

次に,同様のシミュレーションをあみ目を詳しくして 64 系列 (あみ目 MJF0=64 とする) で行い,その結果を Fig.12b に示す. Fig.12a,b から 64 系列による収束状況も 48 系列の収 束状況と同じ傾向を持つことが分かる.この Table 1( $V_G$ =3[V], $V_D$ =5.5[V])の場合には, Id の結果が 48 系列: 0.453519[mA], 64 系列: 0.452334[mA] となり, Id 値におけるあみ目依 存による誤差 (Ex タイプによる) は 0.26%である. Id 値はあみ目を詳しくすると下がるこ とが分かる.また,あみ目誤差を他のバイアス ( $V_G$ , $V_D$ ) ケースで調べると, Table 2 の結果



となる.48系列と64系列の結果はFig.11a上では重なってしまい,そのあみ目誤差はどの 場合も0.4%以下である.なお念のため,先ほどと同じTable 1( $V_G$ =3[V], $V_D$ =5.5[V])の場 合で,あみ目の詳しさが CPU 時間に与える負荷がどうなるか見ておく.48系列では,2.3 節のように元数53389 元で総 CPU 時間は987秒(17分)=(33+201+753)かかるが,一方 64系列では,元数56545元(1.06倍)となり総 CPU 時間は1155秒(20分)=(39+253+863) に増え,48系列の1.17倍となる.これまで調べてきたあみ目誤差やあみ目の詳しさによる CPU 時間の負荷などを考え合わせると,我々は現状において48系列のシミュレーション 結果で満足するべきかと判断している.

| $V_G[V]$ | $V_D[V]$ | 48mesh Id[mA] | 64mesh Id[mA] | difference[%] |
|----------|----------|---------------|---------------|---------------|
| 3.0      | 2.5      | 0.3454        | 0.3443        | 0.32          |
| 3.0      | 4.0      | 0.3863        | 0.3851        | 0.31          |
| 3.0      | 5.5      | 0.4535        | 0.4523        | 0.26          |
| 4.5      | 2.5      | 0.6105        | 0.6084        | 0.34          |
| 4.5      | 4.0      | 0.7183        | 0.7158        | 0.34          |
| 4.5      | 5.5      | 0.8012        | 0.7985        | 0.33          |

Table 2 Id difference(Ex type) between 48mesh and 64mesh

# 6 おわりに

GR 項のインパクトイオンモデル (Ga 項) において, 電場 (E') との関係をモデル化する 方法として, これまで 3 つのタイプ: Ex タイプ,EJ タイプ,E タイプが文献の中で無造作に 使われてきており, 我々には不満が残った. そこで我々は, これら 3 つのタイプをできれ ばふるいにかけたいと考え, シミュレーション結果と実測事実の比較からモデルの妥当性 を検討したところ次の知見を得た.

(1) 報告された実測の Isub- $V_G$ 特性 (文献 [8a][8b]) と定性的に合うモデルは Ex タイプだけである. 他の EJ, E タイプとも Isub が極大を持たず,実測例に沿う Ex タイプとは途中から離れていく.実測例にないシミュレーションをしてしまう原因は,ソース側における各タイプの E'値 (Ex, EJn, E) の違いがタイプ毎の Ga 値計算に直接反映し,p 分布を通じ Isub 値の差となって現れるためと分かった.

(2) 理屈からすれば、イオン化が電子電流 $J_n$ に平行な方向だけで起こることを物理的に 考慮した EJ タイプが一番説得性がある.ただし、ドレイン側では、電子電流 $J_n$ がほぼチャ ネル(x)方向に流れるため EJn 値 $\approx$ Ex 値となっているうえ、電場Eも $J_n$ の方向に近いため E 値 (|E|)までも Ex に近い値となり、3 タイプともほぼ同じ Ga 値を取る.

ー方ソース側では、電場Eがほぼバックゲート (y) 方向を向くため Ex 値は元々小さく、 Ex タイプの Ga 値はゲート電圧  $V_G$ が高くなっても小さい.  $V_G$ が小さい間は、ソース側の Ga 値は 3 タイプとも目立たないが、 $V_G$ が高くなると、ドレイン側の E'値 (Ex, EJn, E) よ りもソース側の EJn 値、特に E 値の方が逆転して大きくなり、ソース側界面の Ga 値が目 立つにつれて、EJ と E タイプの Isub 値は Ex タイプから離れていく.

Ex タイプのみが実測に合うところを見ると、ソース側では Ga 項を、ドレイン側で EJ タ イプを考えた時と同じ物理的メカニズムで考えるのが不適当ということかも知れない.た だし、この点に関し、これまで参考にした文献には、Ga 項のモデルをソース側とドレイン 側で変えたという記述はなかったし、また我々にもこれといった成案はない.

(3)Ex, EJ, E 各タイプとも、 $\psi$ 分布についてはほぼ等しい結果を得る.したがって $n_x$ 散層濃度と Ex 分布の関係について検討するだけで良ければ、全タイプとも使える.Id- $V_D$ 特性については、Ex と EJ タイプで Id 差は 0.2%以下におさまり、両タイプとも使える. ただし、両タイプでソース側界面の p 分布は少し違っている.

E タイプだけは,ソース側から基板へ向かい正孔電流が流れるシミュレーション結果を 反映して Isub/Id 比, Id 値とも大きく,他の2タイプからは大きく離れ不適当という印象 を受ける.

以上の知見 (1)(2)(3) から考え, Ex タイプのみが妥当で信用できる.

付記

Ex 分布や, Id-V<sub>D</sub>特性について定性的に知るだけで良ければ, たとえ E タイプでもそれ なりに使えて来たという実情から, どのタイプでも許される現状になったと我々は推察し ている.

また,これまで参考にした文献の多くは、シミュレーション時の設定に不明な所が多く、 追試できなかった. Selberherr らの文献 [4][6][7] だけは、シミュレーションモデルについて の記述が詳しく多くを参考にしたが、それとて、あみ目分割や境界などのシミュレーショ ン場についての設定が不明で、正確には追試できない.

#### 参考文献

[1] 青木 孝, 村田 健郎, キャリヤ生成結合項が n-MOS デバイスの数値シミュレーション 上に及ぼす影響と問題点, 情報処理学会研究報告 94-HPC-54-4, pp.23-30, Dec. 1994 [2] 壇 良編著, プロセス・デバイス・シミュレーション技術, 産業図書, pp.182-186, Mar.1988 [3] 富士総合研究所編, 半導体素子設計シミュレータ, 丸善, pp.40-42, Aug.1991

[4]E.Langer,Numerical Simulation of MOS Transistors,Semiconductors II (IMS series vol. 59),Springer,pp.225-288,1994

[5] 村田 健郎, 青木 孝, ドリフト・拡散諸モデルにおける *I*<sub>d</sub>収束プロフィルと事後誤差評価について, 第 25 回数値解析シンポジウム予稿集, pp.96-99, May. 1996

[6]S.Selberherr, A.Schutz and H.Potzl, Analysis of Breakdown Phenomena in MOSFET's, IEEE Tran. On Computer-Aided design of integrated circuits and systems, vol. CAD-1 NO.2, pp.77-84, Apr. 1982

[7]S.Selberherr, MOS device modeling at 77 K, IEEE Tran. Electron Devices, vol.36, NO.8 pp.1464-1474, Aug. 1989

[8a]Y.Matsumoto,T.Higuchi,S.Sawada,S.Shinozaki and O.Ozawa,Optimized and reliable LDD structure for  $1\mu m$  NMOSFET based on substrate current analysis,in IEDM Tech. Dig.,pp.392-395,1993

[8b]E.Takeda,H.Kume,T.Toyabe and S.Asai,Submicrometer MOSFET Structure for Minimizing HOT-Carrier Generation,IEEE Tran. Electron Devices, vol.ED-29,NO.4,pp.611-618,Apr.1982

青木 孝(正会員) 〒 259-1293 神奈川県平塚市土屋 2946 1980 年茨城大学理学部物理学科卒.同年,日立マイコンシステム(株)入社.1987 年神奈川情報通 信専門学校講師.1995 年神奈川大学大学院(理学研究科情報科学専攻)修士課程修了.同年,神奈 川大学理学部教務技術職員.数値シミュレーションの研究に従事.情報処理学会会員.

村田健郎(正会員)〒259-1293 神奈川県平塚市土屋2946 1945年東京帝国大学第二工学部航空原動機学科卒.1951年東京大学理学部数学科卒.1954年東京 大学工学部講師.1960年同助教授.同年,(株)日立製作所入社.理学博士.1972年同中央研究所技 師長.1983年図書館情報大学教授.1989年神奈川大学理学部情報科学科教授.1997年同非常勤講 師.大型行列計算技法,数値シミュレーションの研究に従事.情報処理学会名誉会員